採用 Arm DynamIQ 技術的第一代 Armv9「big」Cortex CPU
完美平衡多項裝置的效能與效率
採用節能增強型微架構設計的 Cortex-A710,在效能與效率之間取得最佳平衡。Cortex-A710 可以在 big.LITTLE 配置中以動態共享單元 (DynamIQ Shared Unit, DSU-110) 搭配 Cortex-X2 與 Cortex-A510 使用,做為全面運算解決方案 (Total Compute) 的一部分。
特色與效益
功耗效率提升 30%
利用微架構各方面的優點所帶來的效率優化結果,其功耗效率較 Cortex-A78 高出 30%。
相同功耗範圍內有更高效能表現
與 Cortex-A78 相比,效能表現高出 10%。
Armv9 在行動運算方面的特色
將Armv9 架構用於行動運算,導入效能、功耗效率及安全性的關鍵特色:可擴展的向量延伸指令集第2版 (Scalable Vector Extension version two, SVE2) 及記憶體標籤擴充 (Memory Tagging Extension, MTE)。
產品規格及關鍵文件
| Architecture | Armv9-A (Harvard) | |
| Extensions |
|
|
| ISA support |
|
|
| Microarchitecture | Pipeline | Out-of-order |
| Superscalar | Yes | |
| Neon / Floating Point Unit | Included | |
| Cryptography unit | Optional | |
| Max number of CPUs in cluster | Eight (8) | |
| Physical addressing (PA) |
40-bit | |
| Memory system and external interfaces | L1 I-Cache / D-Cache | 32KB or 64KB |
| L2 Cache | 256KB or 512KB | |
| L3 Cache | Optional, 256KB to 16MB | |
| ECC support | Yes | |
| Bus interfaces | AMBA AXI5 or CHI.E | |
| ACP | Optional | |
| Peripheral port | Optional | |
| Other | Security | TrustZone, Secure EL2 |
| Interrupts | GIC interface, GICv4.1 | |
| Generic timer | Armv9.0-A | |
| PMU | PMUv3 | |
| Debug | Armv9.0-A | |
| CoreSight | CoreSightv3 | |
| Embedded Trace Extension | ETEv1.0 | |
| Trace Buffer Extension | Yes |
關鍵文件
架構與技術